Kroki rozwoju procesorów x86 1971 i4004 pierwszy procesor, co prawda do kalkulatora ale mimo wszystko jes



Pobieranie 7.37 Kb.
Data02.05.2016
Rozmiar7.37 Kb.
Kroki rozwoju procesorów x86

1971 - i4004 - pierwszy procesor, co prawda do kalkulatora ale mimo wszystko jest.

1974 - 8080 - popularny prosty procesor 8-bitowy, jednostka centralna pierwszych prostych komputerów osobistych.

1978 - 8086, 8088 - 16-bitowe rozwinięcie poprzednich konstrukcji zewnętrznie okrojone do 8-bitów w przypadku 8088

1982 - 80286 - Poszerzone tryby adresowania, tryby pracy real i protected, niestety - wciąż nie rozwiązane problemy adresowania



1985 - 80386 - Architektura 32-bitowa, tryb adresowania pozwalający na pokonanie "bariery segmentu", wbudowana jesnostka zarządzania pamięcią MMU, nowe tryby pracy dla systemów wielozadaniowych

1989 - 80486 - Cache LI (8 kB) na chipie, wbudowana jednostka zmiennoprzecinkowa(wzorowana na i8087), w późniejszych modelach podwojenie częstotliwości zegara

1993 - Pentium - Rozdzielone Cache danych i instrukcji (po 8kB) superskalama jednostka arytmetyczno-logiczna (do 2 instrukcji równocześnie)

1994 - NexGen Nx586 - Architektura RISC z konwersją kodu x86 na wewnętrzny kod RISC7VLIV

1996 - Pentium P55C - Cache LI powiększona do 32 kB (po 16 kB dla danych i instrukcji), rozszerzenie MMX, dwa napięcia zasilające

1996 - Cyrix MII (6x86MX) - Pierwszy naprawdę konkurencyjny dla Pentium procesor Cyrixajuż w superskalamej archtekturze.

1996 - AMD K6 - Wewnętrzna archtektura VLIW, wykorzystująca doświadczenia NexGena gdyby nie słaba jednostka zmiennoprzecinkowa, byłby rewelacją

1997 - IDT WinChip - Najprostrzy konstrukcyjnie z procesorów x86, tani i niezbyt wydajny.

1997 - Pentium II - Architektura DIG (duał independent bus) z pamięcią cache L2 we wspólnej obudowie z procesorem konstrukcja Socket l

1998 - Celeron "A" - Cache L2 o pojemności 128 kB umieszczona w jednym chipie z procesorem i pracująca z pełną prędkością zegara

1998 - AMD K6-2, K6-III 3DNow! - Dodatkowe instrukcje wektorowej arytmetyki zmiennoprzecinkowej, rozłam x86 na dwie odrębne listy rozkazów w K6-III pamięć cache o pojemności 256 kB, wbudowana w chip, dodatkowe instrukcje SSĘ (streaming SIMD extensions) zorientowane na grafikę 3D i multimedia

1999 - Pentium III - Dodatkowe instrukcje SSĘ

1999 - AMD Athlon - Hiperskalamy wewnętrzny RISC o ogromnej wydajności nowa infraftruktura Słot A

Pobieranie 7.37 Kb.





©absta.pl 2020
wyślij wiadomość

    Strona główna